[技术问答] ADC采样值跳变严重,参考电压干扰如何解决?

[复制链接]
4324|52
juliestephen 发表于 2025-10-18 20:57 | 显示全部楼层
为什么 Vref 引脚不加电容会导致噪声?
bestwell 发表于 2025-10-18 21:20 | 显示全部楼层
参考电压来源是什么?​              
kkzz 发表于 2025-10-18 21:41 | 显示全部楼层
延长ADC采样时间,确保采样电容完全充电
wwppd 发表于 2025-10-18 22:07 | 显示全部楼层
加 ​​RC 低通滤波              
mattlincoln 发表于 2025-10-18 23:00 | 显示全部楼层
使用高质量的稳压电源,并为ADC模块添加独立的去耦电容
zerorobert 发表于 2025-10-20 22:41 | 显示全部楼层
VREF引脚对电源噪声敏感,若未加滤波电容,电源中的高频噪声会直接耦合到VREF,导致ADC基准电压波动。
abotomson 发表于 2025-10-22 13:44 | 显示全部楼层
在VREF引脚与地之间并联0.1μF(陶瓷电容) + 10μF(钽电容或电解电容),形成高频+低频滤波。
kkzz 发表于 2025-10-22 14:04 | 显示全部楼层
选择更高的ADC分辨率 可以降低量化误差对结果的影响。
qiufengsd 发表于 2025-10-22 14:47 | 显示全部楼层
VDDA / VREF+ 引脚是否加了去耦电容?​
cashrwood 发表于 2025-10-22 15:07 | 显示全部楼层
​​参考电压本身存在纹波、噪声、波动​
timfordlare 发表于 2025-10-22 15:28 | 显示全部楼层
立即添加 Vref 电容              
sanfuzi 发表于 2025-10-22 15:53 | 显示全部楼层
高速数字信号与模拟信号共地导致耦合噪声。
i1mcu 发表于 2025-10-22 17:11 | 显示全部楼层
优化参考电压              
1988020566 发表于 2025-10-23 19:33 | 显示全部楼层
软件滤波(如移动平均)仅能抑制随机噪声,对系统性干扰(如电源波动)效果有限,需从硬件层面解决。
modesty3jonah 发表于 2025-10-23 20:03 | 显示全部楼层
实现过采样与抽取算法。这通常能带来最显著的软件层面改善。
maudlu 发表于 2025-10-23 20:41 | 显示全部楼层
缩短模拟信号走线长度,避免数字信号与模拟信号交叉;确保地平面完整,减少电磁干扰。
timfordlare 发表于 2025-10-23 21:21 | 显示全部楼层
添加0.1μF+10μF电容是成本最低、效果最直接的改进。
ulystronglll 发表于 2025-10-23 22:43 | 显示全部楼层
传感器到 ADC 的信号线上,增加一个 1kΩ 电阻和一个 10nF 电容的低通滤波器。
gygp 发表于 2025-10-24 08:43 | 显示全部楼层
给 ADC 模块使用独立的、干净的模拟电源
1988020566 发表于 2025-10-24 09:07 | 显示全部楼层
传感器输出信号变化时,ADC内部切换电流可能通过VREF引脚形成瞬态干扰。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部
0