[N32G430] N32G430F8Q7使用外部8M晶振不起振是什么原因?

[复制链接]
247|42
jonas222 发表于 2026-2-7 16:50 | 显示全部楼层
部分设计需在晶振两端并联1MΩ电阻以提供直流偏置点,若缺失可能导致起振困难。
iyoum 发表于 2026-2-7 19:58 | 显示全部楼层
画原理图或 PCB 时引脚搞错,或者焊接时短路、虚焊。
jkl21 发表于 2026-2-7 22:06 | 显示全部楼层
更换新晶振测试,观察是否起振。              
vivilyly 发表于 2026-2-8 08:34 | 显示全部楼层
晶振选型或负载电容不匹配              
gygp 发表于 2026-2-8 12:40 | 显示全部楼层
晶振布局远离板边,外壳接地屏蔽              
mattlincoln 发表于 2026-2-8 15:20 | 显示全部楼层
检查晶振引脚是否正确              
lihuami 发表于 2026-2-8 17:05 | 显示全部楼层
HSE 走线必须短、远离噪声源              
jackcat 发表于 2026-2-9 15:37 | 显示全部楼层
用内部 HSI 时钟              
caigang13 发表于 2026-2-9 16:18 来自手机 | 显示全部楼层
首先检查你的配置代码是否正确?其次焊接是否存在虚焊,外部匹配电容是否正确。
hilahope 发表于 2026-2-10 11:05 | 显示全部楼层
晶振紧贴 MCU 的 OSC_IN / OSC_OUT 引脚
mnynt121 发表于 2026-2-10 13:11 | 显示全部楼层
在晶振下方走信号线,必要时用接地铜皮包围晶振区域以减少电磁干扰。
wilhelmina2 发表于 2026-2-10 15:16 | 显示全部楼层
晶振必须尽可能靠近芯片引脚。              
deliahouse887 发表于 2026-2-10 17:22 | 显示全部楼层
先查硬件,再查软件              
loutin 发表于 2026-2-11 19:03 | 显示全部楼层
查阅晶振数据手册,核对参数是否与MCU时钟电路设计匹配。
modesty3jonah 发表于 2026-2-11 21:06 | 显示全部楼层
负载电容不匹配              
albertaabbot 发表于 2026-2-12 11:08 | 显示全部楼层
在 HSE 的那几个外围件或配置代码的 RCC_HSE_Bypass 这一位上。
mmbs 发表于 2026-2-12 12:50 | 显示全部楼层
晶振走线最好用地线包起来,防止干扰。走线太长会引入寄生电容,导致不起振。
belindagraham 发表于 2026-2-12 14:35 | 显示全部楼层
晶振接地不良              
单芯多芯 发表于 2026-2-12 19:01 | 显示全部楼层
晶振下方要留空,避免干扰走线,保证时钟稳定。
明日视界 发表于 2026-2-16 09:56 | 显示全部楼层
绘图或焊接时出错,可能导致引脚错误或电路故障。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部
0