[ZLG-ARM] LPC213X的Fpclk问题

[复制链接]
2269|1
 楼主| zddpy 发表于 2008-3-31 10:51 | 显示全部楼层 |阅读模式
请问一下Fpclk问题想使用IO口线模拟总线,但模拟出来的总线速度不快,是不是提高Fpclk时钟就能提高总线速度。<br /><br />对UCOS的范例作了一下改动:<br /><br />#define&nbsp;Fpclk&nbsp;(Fcclk&nbsp;/&nbsp;4)&nbsp;*&nbsp;4&nbsp;<br />//VPB时钟频率,只能为(Fcclk&nbsp;/&nbsp;4)的1、2、4倍<br /><br />但在板上运行到:&nbsp;while((PLLSTAT&nbsp;&&nbsp;(1&nbsp;&lt&lt&nbsp;10))&nbsp;==&nbsp;0);是就死机了,不知啥原因。<br /><br />谢谢。<br />
zlgarm 发表于 2008-3-31 20:31 | 显示全部楼层

GPIO

zddpy&nbsp;您好:<br />&nbsp;&nbsp;&nbsp;1.提高Fpclk频率确实可以提高I/O口的速度,但一般I/O口最大到3MHz左右。<br />&nbsp;&nbsp;&nbsp;2.这里并没有死机,只是在等待PLL锁定。此外,请确保倍频后,PLL频率范围在156-320MHz内。<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;by&nbsp;zlgarm_zhanghuping<br />&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;
您需要登录后才可以回帖 登录 | 注册

本版积分规则

16

主题

34

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部