收藏1 举报
3008202060 发表于 2016-3-16 23:59 1. 直接用DCM模块输出一个时钟 再用一个ODDR直接输出到你外部引脚上就行 还有你200M的时钟 应该是查分的吧 ...
pingis58 发表于 2016-3-17 10:08 谢谢,之前看资料好像不需要两个时钟,DDR直接可以根据CLK双沿输出0和1吧
3008202060 发表于 2016-3-17 18:26 DDR确实是可以双采样的 你用的是DDR几 我现在用的DDR3反正都是差分时钟
xiamingmin163 发表于 2016-3-29 16:17 1、altera有个专用的原语“clock—***”具体忘记了, 并且硬件上也要接在PLL的专用时钟管脚输出上面才可以 ...
本版积分规则 发表回复 回帖并转播 回帖后跳转到最后一页
人才类勋章
时间类勋章
发帖类勋章
21
131
3
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注电源系统设计
扫码关注21ic项目外包
扫码浏览21ic手机版
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才
京公网安备 11010802024343号