[FPGA] quartus ii仿真出现问题,求解决

[复制链接]
4059|5
 楼主| 王者冰封 发表于 2017-4-15 11:27 | 显示全部楼层 |阅读模式
Error (201008): Bus port "FDNLIGHT" specified in vector source file has ports with indices that do not fall in the range of port FDNLIGHT[1:3] in top level design of Quartus II project
Warning (201007): Can't find port "FDNLIGHT[0]" in design

定义是这样定义的:
FUPLIGHT,FDNLIGHT,STOPLIGHT:BUFFER STD_LOGIC_VECTOR(1 to 3);
 楼主| 王者冰封 发表于 2017-4-15 11:33 | 显示全部楼层
本帖最后由 王者冰封 于 2017-4-15 11:35 编辑

C:\Users\xuan wang\Desktop

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
 楼主| 王者冰封 发表于 2017-4-15 11:35 | 显示全部楼层
这个问题怎么解决啊?有没有大神
 楼主| 王者冰封 发表于 2017-4-15 11:44 | 显示全部楼层
解决了,将其数组分开,然后将多余的数组【0】删掉
gaochy1126 发表于 2017-4-18 18:01 | 显示全部楼层
STD_LOGIC_VECTOR(1 to 3)  这里定义的不是0
gaochy1126 发表于 2017-4-18 18:03 | 显示全部楼层
王者冰封 发表于 2017-4-15 11:44
解决了,将其数组分开,然后将多余的数组【0】删掉

这是Testbench?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

2

主题

8

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部