是PCB LAYOUT中,时钟电路到底是干扰源还是敏感源

[复制链接]
2796|3
 楼主| 442490720 发表于 2011-1-3 17:48 | 显示全部楼层 |阅读模式
几本所有的讲义,书中都提到时钟电路的PCB LAYOUT的重要性,可是怎么重要,怎么受到干扰或者干扰别人都没见讲清楚,一直都很模糊,所以来坛子讲教一下高手
mmax 发表于 2011-1-3 18:16 | 显示全部楼层
无源晶振是敏感源,走线要短,配对走线。
有源晶振是干扰源,电源部分要串磁珠跟板子做隔离。

评分

参与人数 1威望 +1 收起 理由
lws + 1 我很赞同

查看全部评分

ederdan 发表于 2011-1-3 19:33 | 显示全部楼层
重要是因为大多时钟电路都是为系统提供基准信号。
无源晶振就2个无极性脚,本身不提供电压,信号电平可变,配合起振电路产生基准信号,需要精确配置外围电路.
有源晶振本身提供电压,信号比较固定.不做隔离就串扰其他信号.
chunyang 发表于 2011-1-4 01:09 | 显示全部楼层
晶振电路即使干扰源也是敏感源,有源晶振的敏感度低一些而已。不关哪类晶振电路,都必须注意尽量缩短时钟连线,并在可能的前提下注意用地线包围,必须长线连线时应分段加缓冲,终端做吸收处理,必要时还需加屏蔽。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

87

主题

178

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部