DSP+FPGA折反射全景视频处理系统中双核高速数据通信

[复制链接]
3184|9
 楼主| japrincess 发表于 2011-12-12 23:03 | 显示全部楼层 |阅读模式
对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信.该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接DMA通信方式,实现DSP与FPGA之间的双核DMA数据通信.实验结果表明,使用上述方法实现的DSP与FPGA之间数据通信速度高达585 MBps.

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
ou513 发表于 2011-12-31 20:52 | 显示全部楼层
参考参考,很不错
ou513 发表于 2011-12-31 20:53 | 显示全部楼层
参考参考,很不错
午后苦丁茶 发表于 2011-12-31 21:24 | 显示全部楼层
:handshake
keken 发表于 2012-1-1 13:18 | 显示全部楼层
过来了解下
keken 发表于 2012-1-1 13:18 | 显示全部楼层
很受益了呢
aass1 发表于 2012-1-1 13:27 | 显示全部楼层
双核高速通信 要了解下
aass1 发表于 2012-1-1 13:28 | 显示全部楼层
以前没怎么接触过
kakio 发表于 2012-1-1 13:47 | 显示全部楼层
嵌入式折反射全景视频处理系统 超酷啊
kakio 发表于 2012-1-1 13:47 | 显示全部楼层
值得每个人参考学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

249

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部