运放的输入电阻问题

[复制链接]
2978|7
 楼主| liuoulyy 发表于 2012-6-15 16:58 | 显示全部楼层 |阅读模式
在下图中,是一个交流输入信号经四个电阻分别和固定的电压比较。A  B  C  D 四点的电压为何都不一样?如果A B C D T 五点短路,也就是不要输入3K电阻,这种比较器设计和加3K电阻比较器相比,是否要好些?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
eydj2008 发表于 2012-6-15 18:20 | 显示全部楼层
你仿真时 看出来 不一样?
 楼主| liuoulyy 发表于 2012-6-17 07:13 | 显示全部楼层
有3K电阻,A B C D 电压在实际电路中量是不一样.
MCU52 发表于 2012-6-17 07:38 | 显示全部楼层
运放也是有输入电流的,流过电阻肯定会有压降。
对于双极型运放相对FET/CMOS运放其电流相对要比后者大,
一般在0.几UA到几十NA左右。所以压降很小。
 楼主| liuoulyy 发表于 2012-6-17 09:30 | 显示全部楼层
在T点和A B C D点之间不加电阻,对 比较电路 有影响吗?
 楼主| liuoulyy 发表于 2012-6-17 09:31 | 显示全部楼层
加电阻有几十个UV的压差.
 楼主| liuoulyy 发表于 2012-6-17 09:32 | 显示全部楼层
错了,几十个MV的压差.
 楼主| liuoulyy 发表于 2012-6-17 21:23 | 显示全部楼层
在T点和A B C D点之间不加电阻,对 比较电路 有影响吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

134

主题

472

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部