Altera PLL仿真问题

[复制链接]
3367|17
 楼主| kdurant 发表于 2013-5-27 20:20 | 显示全部楼层 |阅读模式
modelsim6.5仿真:
使用1路clk输出是,仿真结果是正确的
使用2路clk输出时,输出全是红线

请教下这是为什么?

qin552011373 发表于 2013-5-27 22:10 | 显示全部楼层
本帖最后由 GoldSunMonkey 于 2013-5-27 23:55 编辑

不懂帮顶

GoldSunMonkey 发表于 2013-5-27 23:55 | 显示全部楼层
库文件没有编译成功?
GoldSunMonkey 发表于 2013-5-27 23:55 | 显示全部楼层
qin552011373 发表于 2013-5-27 22:10
不懂帮顶

不懂就问
qin552011373 发表于 2013-5-28 09:21 | 显示全部楼层
GoldSunMonkey 发表于 2013-5-27 23:55
不懂就问

好滴啊
 楼主| kdurant 发表于 2013-5-28 15:01 | 显示全部楼层
必须成功啊,不然一路输出也不会是正常的
huangxz 发表于 2013-5-28 18:25 | 显示全部楼层
kdurant 发表于 2013-5-28 15:01
必须成功啊,不然一路输出也不会是正常的

无图无真相,无代码,怎么弄?;P
GoldSunMonkey 发表于 2013-5-28 23:03 | 显示全部楼层
qin552011373 发表于 2013-5-28 09:21
好滴啊

欢迎啊
GoldSunMonkey 发表于 2013-5-28 23:04 | 显示全部楼层
kdurant 发表于 2013-5-28 15:01
必须成功啊,不然一路输出也不会是正常的

从道理上讲,不应该啊
GoldSunMonkey 发表于 2013-5-28 23:04 | 显示全部楼层
huangxz 发表于 2013-5-28 18:25
无图无真相,无代码,怎么弄?

有点奇怪,感觉像是PLL没有输出啊
 楼主| kdurant 发表于 2013-5-29 08:43 | 显示全部楼层
直接生成的PLL,给个时钟和复位,没有其他了的
huangxz 发表于 2013-5-29 10:59 | 显示全部楼层
kdurant 发表于 2013-5-29 08:43
直接生成的PLL,给个时钟和复位,没有其他了的

真不明白你是怎么弄的,自己弄了一个,你看看吧,
:L

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
huangxz 发表于 2013-5-29 11:00 | 显示全部楼层
  1. module pll_test(i_rst,i_clk, o_clk1, o_clk2, o_lock);
  2. input i_clk;
  3. input i_rst;
  4. output o_clk1, o_clk2;
  5. output o_lock;

  6. pll1 u1(.areset(i_rst),
  7.         .inclk0(i_clk),
  8.         .c0(o_clk1),
  9.         .c1(o_clk2),
  10.         .locked(o_lock)
  11.         );

  12. endmodule


GoldSunMonkey 发表于 2013-5-29 23:53 | 显示全部楼层
huangxz 发表于 2013-5-29 11:00

没问题啊
qingniao966 发表于 2013-5-30 20:46 | 显示全部楼层
GoldSunMonkey 发表于 2013-5-29 23:53
没问题啊

厉害啊
醉小清风 发表于 2013-5-31 11:24 | 显示全部楼层
huangxz 发表于 2013-5-29 10:59
真不明白你是怎么弄的,自己弄了一个,你看看吧,

这个PLL可以直接调用核里的不???那里面相位这些都可以自己设置的吧??
huangxz 发表于 2013-5-31 11:27 | 显示全部楼层
醉小清风 发表于 2013-5-31 11:24
这个PLL可以直接调用核里的不???那里面相位这些都可以自己设置的吧?? ...

这个就是用的ip core,详细的可能要看下芯片的手册,不同芯片也是不一样的,
也可以问下FAE
wqt128 发表于 2013-6-2 12:58 | 显示全部楼层
huangxz 发表于 2013-5-29 10:59
真不明白你是怎么弄的,自己弄了一个,你看看吧,

这个仿真结果是正确的啊,因为PLL有个锁相过程,所以在你的PLL复位后需要有段时间的锁相时间是红的,只有等PLL的LOCK信号有效后PLL锁相输出才是正常的,所以实际使用的时候也应该注意这个LOCK信号。新手不知道分析的对不对哈,欢迎大虾多指点啊:P。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

25

主题

279

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部