收藏0 举报
qin552011373 发表于 2013-5-27 22:10 不懂帮顶
GoldSunMonkey 发表于 2013-5-27 23:55 不懂就问
kdurant 发表于 2013-5-28 15:01 必须成功啊,不然一路输出也不会是正常的
qin552011373 发表于 2013-5-28 09:21 好滴啊
huangxz 发表于 2013-5-28 18:25 无图无真相,无代码,怎么弄?
kdurant 发表于 2013-5-29 08:43 直接生成的PLL,给个时钟和复位,没有其他了的
您需要 登录 才可以下载或查看,没有账号?注册
module pll_test(i_rst,i_clk, o_clk1, o_clk2, o_lock); input i_clk; input i_rst; output o_clk1, o_clk2; output o_lock; pll1 u1(.areset(i_rst), .inclk0(i_clk), .c0(o_clk1), .c1(o_clk2), .locked(o_lock) ); endmodule
huangxz 发表于 2013-5-29 11:00
GoldSunMonkey 发表于 2013-5-29 23:53 没问题啊
huangxz 发表于 2013-5-29 10:59 真不明白你是怎么弄的,自己弄了一个,你看看吧,
醉小清风 发表于 2013-5-31 11:24 这个PLL可以直接调用核里的不???那里面相位这些都可以自己设置的吧?? ...
本版积分规则 发表回复 回帖并转播 回帖后跳转到最后一页
发帖类勋章
时间类勋章
人才类勋章
等级类勋章
25
279
0
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注电源系统设计
扫码关注21ic项目外包
扫码浏览21ic手机版
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才
京公网安备 11010802024343号