Image
Image

litengg

+ 关注

粉丝 4     |     主题 51     |     回帖 1597

液晶亮一会儿就灭了
2019-5-6 11:43
  • ST MCU
  • 14
  • 834
  程序一直能运行的话,那晶振就没啥问题的,就主要看你的程序逻辑了。  
选型
2019-5-6 11:51
  • ST MCU
  • 19
  • 1162
  C6000系列:C62XX,C67XX,C64X 该系列以高性能著称,最适合宽带网络和数字影像应用。 ...  
PCI不能再进行操作了
2019-5-6 11:50
  • ST MCU
  • 14
  • 912
  PCI的配置问题,看看代码。。  
基于DSP、FPGA实现核信号全数字化采集与处理的系统。
2019-5-7 09:23
  • ST MCU
  • 21
  • 1709
  利用硬件并行的优势,FPGA打破了顺序执行的模式。。  
消除信号干扰
2019-5-7 09:22
  • ST MCU
  • 19
  • 1260
  正确处理电源、地平面,高速的、关键的信号在源端串接端接电阻,避免信号反射。 ...  
三个while函数
2019-5-7 09:21
  • ST MCU
  • 19
  • 1416
  前面加个L D C 平滑下,然后后面再做保护,另外,LZ的电路是不能用的,因为保护三极管基极没有泄放电阻 ...  
实现两路捕获
2019-5-24 09:08
  • ST MCU
  • 11
  • 820
  楼上说的就算那一路就变化一次,主程序也应该还在运行啊  
compile就只有一个提示—EINT()
2019-5-23 11:25
  • ST MCU
  • 9
  • 595
  换个器件库文件include试试  
投板焊接
2019-5-23 11:25
  • ST MCU
  • 12
  • 717
  一般跟研发没关系了 那是生产部门的事了  
如何设置8个缓存器,用来存储并发送
2019-5-18 11:01
  • ST MCU
  • 9
  • 562
  8255是实在太老了,已经没人用了  
用多大的晶振?
2019-5-22 15:51
  • ST MCU
  • 6
  • 653
  如果想提高精度,可以用外部晶体作为时钟源。  
接触处下P1口 就发生中断
2019-5-24 22:03
  • ST MCU
  • 9
  • 652
  是的,下降沿中断加上拉, 上升沿中断加下拉  
对电路性能产生影响
2019-5-24 22:08
  • ST MCU
  • 8
  • 979
  最关心的是应该测一下ADC的有效位数是不是改变了  
这个芯片的原理及应用
2019-6-17 12:56
  • ST MCU
  • 22
  • 1884
  这个芯片简易的并行数字输出数据接口可直接与数字信号处理器(DSPs)连接,方便用户接口设计。 ...  
9V~15V转正负12V的DCDC模块
2019-6-17 13:04
  • ST MCU
  • 20
  • 2305
  如果电流要求不高,可以用555, 自己做正负12V 。。  
晶振振荡电路的设计
2019-6-17 15:01
  • ST MCU
  • 28
  • 2591
  普通的晶振频率绝对精度可达百万分之五十。  
控制整体输出的功率
2019-6-17 15:02
  • ST MCU
  • 20
  • 1518
  仔细研究研究技术手册 应该是可以的 另外 你看看你能不能将输出电压提高点 ...  
DC/DC电源转换电路设计
2019-6-17 15:02
  • ST MCU
  • 27
  • 3522
  要注意L本身谐振频率要远高于模块的开关频率  
数字功放与模拟功放的区别
2019-6-17 15:03
  • ST MCU
  • 26
  • 3310
  数字功放只工作在开关状态,不会产生交越失真。  
不同电路中电源模块的选择
2019-6-17 15:02
  • ST MCU
  • 22
  • 1325
  线性串联稳压,输入和输出之间的电压差不能太大  
2
3
近期访客