[FPGA] 关于等精度测频测不到1Hz以下的问题

[复制链接]
 楼主| lynn2013 发表于 2013-7-24 16:50 | 显示全部楼层 |阅读模式
由于采用1s计数,1Hz以下的信号在闸门信号内没有高电平,所以就测不到,
如果采用10s钟计数的话又太慢了,应该怎么弄才好?
王紫豪 发表于 2013-7-24 19:51 | 显示全部楼层
没有办法,1Hz一下肯定要增加闸门时间的;不增加闸门时间,这个问题神仙也解决不了的
GoldSunMonkey 发表于 2013-7-24 20:55 | 显示全部楼层
王紫豪 发表于 2013-7-24 19:51
没有办法,1Hz一下肯定要增加闸门时间的;不增加闸门时间,这个问题神仙也解决不了的 ...

嗯,是的
shiyinjita 发表于 2013-7-24 21:28 | 显示全部楼层
本帖最后由 shiyinjita 于 2013-7-24 21:45 编辑

看你资源,资源够的话,做2个频率计,一个是等精度,还有另外一个高频测量低频的,现在闸门时间内判断等精度的如果低频个数为0,那么就使用另外一个不就可以了嘛
GoldSunMonkey 发表于 2013-7-24 22:09 | 显示全部楼层
哈哈,不错
 楼主| lynn2013 发表于 2013-8-24 11:12 | 显示全部楼层
shiyinjita 发表于 2013-7-24 21:28
看你资源,资源够的话,做2个频率计,一个是等精度,还有另外一个高频测量低频的,现在闸门时间内判断等精 ...

高频测低频是怎么弄的,和等精度有什么区别呢
desebo 发表于 2013-8-25 16:09 | 显示全部楼层
用低频作为计数器的时钟信号,测量你给定的高频信号的频率呗
 楼主| lynn2013 发表于 2013-8-28 17:26 | 显示全部楼层
desebo 发表于 2013-8-25 16:09
用低频作为计数器的时钟信号,测量你给定的高频信号的频率呗

我是要测低频啊。。1Hz以下的
风见准人 发表于 2013-8-28 19:30 | 显示全部楼层
香农定理
shiyinjita 发表于 2013-8-28 19:34 | 显示全部楼层
lynn2013 发表于 2013-8-24 11:12
高频测低频是怎么弄的,和等精度有什么区别呢

低频的上升沿或者下降沿作为使能端,计数就可以了。当第二个上升沿来的时候,同时把这次的计数值放在一个寄存器里
zhang_2000 发表于 2013-8-29 19:38 | 显示全部楼层
你理解的有点偏颇     闸门信号需要 被测信号给同步,同步后的信号作为  真正的闸门信号
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

5

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部