今日: 1|主题: 33040|帖子: 128568 收藏 (403)
WDATA_BUFFER0的深度
2018-9-10 18:26 0 156
MDL延迟补偿的算法
2018-9-10 18:24 0 158
一个refresh刷新一行?还是全刷?如果是只刷新一行的话,是不是会有下面的问题
2018-9-10 18:22 0 184
ddr3读的时候为什么dq和dqs是沿对齐的?
2018-9-10 18:20 0 230
提到的DDR速度单位是频率还是速率
2018-9-10 18:18 0 164
RFU是什么缩写?什么意思?
2018-9-10 18:16 0 721
多周期约束问题加法器。。。。
2018-9-10 18:14 0 176
多周期约束问题加法器。。
2018-9-10 18:12 0 182
多周期约束问题加法器
2018-9-10 18:10 0 205
同步复位和异步复位的选择
2018-9-10 18:08 0 331
异步复位同步释放,是能解决毛刺产生的复位问题吗,如果不能的话,如何解决毛刺的问题呢
2018-9-10 18:06 0 300
异步复位实训中reset.v中
2018-9-10 18:04 0 306
步复位实训中reset.v中
2018-9-10 18:02 0 154
异步信号是否可以未经同步两拍后就能使用。。。
2018-9-10 18:00 0 226
异步信号是否可以未经同步两拍后就能使用。。
2018-9-10 17:58 0 193
异步信号是否可以未经同步两拍后就能使用。
2018-9-10 17:56 0 246
握手电路为啥可以使用两级同步处理。。。
2018-9-10 17:54 0 174
握手电路为啥可以使用两级同步处理。.
2018-9-10 17:52 0 151
握手电路为啥可以使用两级同步处理。1
2018-9-10 17:50 0 108
快时钟同步到慢时钟域怎么进行电平的扩展
2018-9-10 17:48 0 276
慢时钟域到快时钟域单bit打两拍2倍频率问题
2018-9-10 17:46 0 169
如果直接用D1,采样的信号是不稳定的。这个原因是?
2018-9-10 17:44 0 324
正确处理方案困惑,还望老师给予回复
2018-9-10 17:42 0 138
Lab2 D1采样信号不稳定,这个结论不理解。
2018-9-10 17:40 0 134
Clock_info05问题
2018-9-10 17:38 0 409
Clock_info03a问题comblogic
2018-9-10 17:36 0 221
Ac_glitch03问题
2018-9-10 17:34 0 243
Clock_info03a问题blackbox
2018-9-10 17:32 0 258
UART 的设计规格-UART 设计SPEC 功能 不支持校验位 1bit校验位 两个功能冲突 ,那个为准
2018-9-10 17:30 0 116
UART的最高频率是3MHz么,最低频率是48Hz么?同时进行读写,一个buffer会不会冲突。
2018-9-10 17:28 0 165
在实际的流程中 什么情况下使用top upf什么情况使用chip upf?
2018-9-10 17:26 0 165
to type 型Iso与用在input的Iso关系
2018-9-10 17:24 0 263
请问一下,如何才能提高模块的覆盖率,具体思路和方法是什么?_?
2018-9-10 17:22 0 179
uvm基类的内容在哪查看?
2018-9-10 17:20 0 124
子系统级验证环境-ahb vip example运行 没有添加DUT,怎么直接仿真?仿真的结果代表了什么?
2018-9-10 17:18 0 221
svt是表示什么意思
2018-9-10 17:16 0 207
为什么fpga开发板可以跑c代码?fpga原型验证综合arm处理器吗?
2018-9-10 17:14 0 244
模块、子系统、和系统三者验证区别是什么?是否都可以跑c来验证?
2018-9-10 17:12 0 179
netlist验证和后仿验证有什么区别?和前仿真区别呢?
2018-9-10 17:10 0 324
lab9 run 完 并没有 C1 violation , 好像 lab 和 说明里的 不相符合啊
2018-9-10 17:08 0 148
下一页 »
快速发帖
还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则