收藏本版 (404)|订阅

今日: 0|主题: 33097|帖子: 128857

交叉编译的话有什么方便的调试方法吗?
2018-9-8 18:16 0 221
rk1808这个带npu加速的arm,能否应用到嵌入式的AI框架当中跑?
2018-9-8 18:14 0 284
m0和m3的实现主频哪个更快?
2018-9-8 18:12 0 182
请问内核的EXREQD和EXREQS信号在什么情况下会被置一
2018-9-8 18:10 0 222
ARM cortex 处理器本身仿真要注意什么,uvm仿真时处理器本身arm提供验证list吗
2018-9-8 18:08 0 253
自己设计的IP接入Designstart SoC需要做那些工作呢?比如总线接口,寄存器定义?
2018-9-8 18:06 0 322
gmac里的自带的dma和总线上挂的dma有什么区别
2018-9-8 18:04 0 258
在使用m3设计soc时,可以只使用指令总线么?指令总线不能写么?那只用系统总线,不用i和d总线可以么?
2018-9-8 18:02 0 190
apb与ahb区别,以及芯片的外设,例如gpio,哪些属于外设
2018-9-8 18:00 0 217
问一下集成ETM时,ETM的总线接口接哪儿呢?
2018-9-8 17:58 0 298
是否有高速debug接口设计方面的建议?
2018-9-8 17:56 0 240
如果使用design start 做soc design start包中都有哪些比较不错的IP可以用
2018-9-8 17:54 0 184
如果外设也访问 mem,那外设和 D 总线的优先级哪个高哪?
2018-9-8 17:52 0 141
有什么办法让咱们的cm3 SoC运行python么?还是必须移植呢
2018-9-8 17:50 0 238
在使用m3设计soc时,可以只使用指令总线么?
2018-9-8 17:48 0 180
m3 soc系统有必要做system ram 吗
2018-9-8 17:46 0 361
多核CPU的握手怎么处理?多核CPU可以通过一个JTAG/SW口同时调试2个CPU吗?
2018-9-8 17:44 0 259
能介绍下Neon吗?跟FPU有什么异同?
2018-9-8 17:42 0 200
不同厂家基于一个cortex~m架构,设计出的芯片有哪些区别?
2018-9-8 17:40 0 166
boot程序需要把所有中断处理程序写进去吗
2018-9-8 17:38 0 287
关于多核mcu,类似M4加M0,M7+M4,总线架构上如何设计
2018-9-8 17:36 0 159
cortex m0没有vtor寄存器,m3就有,这样设计m0的时候怎么重定向irq
2018-9-8 17:34 0 405
用design start环境来设计ARM的SOC优势在哪里?需要付费么?
2018-9-8 17:32 0 208
与debug相关的PPB总线怎么设计?直接放在互联矩阵中,还是独立设计?
2018-9-8 17:30 0 217
I,D,S 总线访问 mem 的优先级有什么讲究吗
2018-9-8 17:28 0 161
boot是拿汇编写吗?
2018-9-8 17:26 0 165
Cortex-A7 下neon vld指令受memory/cache影响的探讨
2018-9-8 17:24 0 326
关于aarch64 NEON的加载指令
2018-9-8 17:22 0 245
请问下:对市面上的ARM SOC芯片,如何可靠识别ARM SOC内所使用的ARM CPU内核IP型号?
2018-9-8 17:20 0 295
请问下:ARM SOC中的ROM(TEE信任根)
2018-9-8 17:18 0 167
Cortex-M4汇编函数参数传递
2018-9-8 17:16 0 311
关于带有FPU的ARM与DSP的浮点运算能力对比问题。
2018-9-8 17:14 0 286
在编译器中使能了neon(-mfpu=neon)之后,还能同时使用fpu计算64bit浮点吗?
2018-9-8 17:12 0 290
uVisor安全机制
2018-9-8 17:10 0 285
[PMU]Cortex-A53 使用AArch32 Kernel, 可以直接使用Linux Kernel自带的arm,cortex-a7-pmu吗?
2018-9-8 17:08 0 412
请问andoid 是否支持isolcpus将arm的某个核隔离?
2018-9-8 17:06 0 216
ARM Cortex M3的Debug问题
2018-9-8 17:04 0 238
Arm 各个exception level 都可以访问 sp_el0, 这么做的原因是什么?
2018-9-8 17:02 0 252
keil编译stm32程序,将函数放到RAM中不能跳转执行。请指点一下。
2018-9-8 17:00 0 275
ARMv8中的Non-cacheable transaction
2018-9-8 16:58 0 453
下一页 »

快速发帖

还可输入 80 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

在线客服 返回版块 返回顶部