[STM32F0] 上升电平造成的?

[复制链接]
809|17
 楼主| xia00 发表于 2019-7-21 11:06 | 显示全部楼层 |阅读模式
P1.7使用上升沿触发中断。在仿真运行时,在外部还没有加上中断信号时,会进入一次中断。每次都是这样,是不是由于仿真过程中I/O管脚有上升电平造成的?
hfdy01 发表于 2019-7-21 11:10 | 显示全部楼层
接上拉电阻和下拉电阻呢?
sky.sun.zz 发表于 2019-7-21 11:11 | 显示全部楼层
初始化完成后要清除一次外部中断标志位
CallReceiver 发表于 2019-7-21 11:11 | 显示全部楼层
比如对双极性电压信号转换到单极性输入的ADC,需要对输入电压加一个适当的偏置电压
boy1990 发表于 2019-7-21 11:13 | 显示全部楼层
直接接地或者接高电平,看看还能进中断不?
sourceInsight 发表于 2019-7-21 11:14 | 显示全部楼层
通过1K电阻上拉,还能进去呀,怪了
androidbus 发表于 2019-7-21 11:17 | 显示全部楼层
由于有一句P1IFG |= 0x00引起的,修改为P1IFG = 0x00就可以了。
litengg 发表于 2019-7-21 11:18 | 显示全部楼层
P1IFG |= 0x00与P1IFG = 0x00的区别是什么?
qiangweii 发表于 2019-7-21 11:20 | 显示全部楼层

P1IFG |= 0x0; 这一句什么用也没有啊,寄存器内容保持不变啊。
shashaa 发表于 2019-7-21 11:21 | 显示全部楼层
这些操作如果针对RAM是没有实际区别的
bbapple 发表于 2019-7-21 11:24 | 显示全部楼层
针对SFR可能就不一样了,具体的取决于SFR说明
handleMessage 发表于 2019-7-21 11:25 | 显示全部楼层
楼主可以运行时候通过修改DIR标志位,从引脚输出功能切换到输入的时候也会有IFG标志位置起,
所以写代码要注意清标志,在初始化的时候就清标志。
zhouhuanの 发表于 2019-7-21 11:28 | 显示全部楼层
不用的I/O引脚尽量设置为输出为低电平,防止浮动引脚的异常干扰。。
wanglaojii 发表于 2019-7-21 11:29 | 显示全部楼层
注意好电平信号的状态的,,该高就高,该低就低的。。。
laozhongyi 发表于 2019-7-21 11:30 | 显示全部楼层
这个是状态不明还是什么原因呢?
晓伍 发表于 2019-8-12 10:17 | 显示全部楼层
可能是软件初始化和清除中断的顺序不对导致的
八层楼 发表于 2019-8-12 10:41 | 显示全部楼层
软件的问题
观海 发表于 2019-8-12 10:44 | 显示全部楼层
调整一下代码顺序 有可能会有进展
您需要登录后才可以回帖 登录 | 注册

本版积分规则

183

主题

1876

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部