打印

上拉电阻下拉电阻如何选择

[复制链接]
4668|8
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
litgb|  楼主 | 2012-4-9 10:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
1. 驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
2. 下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
3. 高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
4. 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。

下拉电阻的设定的原则和上拉电阻是一样的。
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
选上拉电阻时:
500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。
当输出高电平时,忽略管子的漏电流,两输入口需200uA
200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)                                    

在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。
1. 电阻作用:
接电组就是为了防止输入端悬空
减弱外部电流对芯片产生的干扰
保护cmos内的保护二极管,一般电流不大于10mA
上拉和下拉、限流
1. 改变电平的电位,常用在TTL-CMOS匹配
2. 在引脚悬空时有确定的状态
3.增加高电平输出时的驱动能力。
4、为OC门提供电流
那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不够,就需要加上拉电阻。
如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平。反之,
尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都用同一个单片机来驱动,必须设置初始状态.防止直通!

相关帖子

沙发
vivilzb1985| | 2012-4-9 10:38 | 只看该作者
看完一遍,只懂了个大概,再看一遍,加深了些,很有用的。。。

使用特权

评论回复
板凳
tianm| | 2012-4-9 11:12 | 只看该作者
拉电阻在应用中经常用到

使用特权

评论回复
地板
gaochy1126| | 2012-4-9 12:58 | 只看该作者
下拉电阻讲解的不是很详细,不过受益匪浅!

使用特权

评论回复
5
firstblood| | 2012-4-9 14:47 | 只看该作者
初来乍到,才接触这行业的,报个到,从这基础的学起了。。。

使用特权

评论回复
6
jxmzzr| | 2012-4-9 21:49 | 只看该作者
许多实际中,还是上拉电阻的为多。
上拉下拉电阻的主要作用是在电路驱动器关闭时给线路(节点)以一个固定的电平。

使用特权

评论回复
7
huangfeng33| | 2012-4-9 22:29 | 只看该作者
了解一下,楼主总结的不错,介绍详细。学习了。

使用特权

评论回复
8
3008202060| | 2015-4-8 19:00 | 只看该作者

使用特权

评论回复
9
quray1985| | 2015-4-8 22:15 | 只看该作者
我最近正找这方面的知识呢,是谁把老帖翻出来的
不过对我很有帮助的说

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

196

帖子

0

粉丝