4楼的理解没问题
高速数字电路,对阻抗的需求,要搞清楚,不要和射频混了。射频信号的传输,我们需要最大功率传输,所以会要求源端和负载端都和传输线阻抗匹配。
而数字电路则不一定了,绝大部分情况,我们需要采样的是电压信号,而非功率信号。
1. 在频率很低的时候,为了电压信号的最大传输,我们尽量降低源端阻抗,增大终端阻抗,保证接收端接收的电压信号最大;
2. 频率高到一定程度的时候,不得不考虑信号反射的问题,我们会有意识的控制传输线阻抗,在源端串联电阻,达到源端阻抗和传输线阻抗一致的目的,而终端阻抗还是让它几乎无穷大。这样信号虽然在终端全反射,但是源端可以完美吸收,最终达到的效果是电压传输效率最高,虽然功率基本都被源端吸收,但是不重要,我们需要传递的是电压。典型的例子,就是SDRAM、DDR信号传输;
3. 当频率再继续高的时候,我们又陷入困境,不得不考虑终端也匹配,杜绝信号反射,毕竟绝大部分的信号完整性问题的根源,都是信号反射。典型的例子,比如HDMI信号、以太网信号、USB,各种所谓电流驱动型
|