[FPGA] AD采样有问题

[复制链接]
1139|2
 楼主| lp2013 发表于 2014-7-9 11:07 | 显示全部楼层 |阅读模式
用的是AD9266芯片,输出16位二进制,采样时钟给的没问题,输入一对差分正弦信号,幅度也就几百毫伏,问题是当输入信号幅度小于600mv时AD输出一个固定的数16384,就是0100 0000 0000 0000,当幅度达到800mv时才有其他数据输出,但是采到的数据不连续,像是被限幅,(但是输入信号幅度不大,AD9266输入信号幅度最大可以达到1.2左右)数据多是16384或者-16384,芯片引脚电压都正常,DCO输出也正常,不知道是什么原因,寻求各位大神帮忙,感激不尽!
zhaojingzb 发表于 2014-7-10 14:19 | 显示全部楼层
应该是芯片配置的问题吧。检查一下配置的寄存器
 楼主| lp2013 发表于 2014-7-10 18:54 | 显示全部楼层
zhaojingzb 发表于 2014-7-10 14:19
应该是芯片配置的问题吧。检查一下配置的寄存器

用的是非SPI模式,要配置的很少,就是不知道为什么老实出现正负16384这两个数,输入信号幅度也不大,应该不是限幅吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

9

主题

55

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部