双倍数据速率CMOS(double data rate CMOS,即DDR CMOS):该模式下,两个数据位(data bit)被复用输出在一个数据引脚上,这样减少了8根数字线,使线路板的走线简化、下一级用以接收数据的输入引脚数减少。类似的,此时,D0_1~D14_15(LTC2188分D1_x_y和D2_x_y)数据输出、溢出OF、数据输出时钟为CMOS电平。输出电源与全速率CMOS类似,不同的是LTC2188两个通道的OF输出在OF2_1脚。这种模式减少了接口的线数,而在同样的输出时钟频率条件下,实际完整的数据输出速率相对全速率模式没有变化,因为它只是在CLKOUT+为低时输出偶数位数据,为高时输出奇数位数据,而全速率模式在一个CLKOUT+周期内只保持一个数据位。时序图能很好地说明这一点,详见后面贴图。所以这个双倍速率只是针对数据口的数据呈现而言,或者说是8位输出值,并不是针对完整的一组16位结果而言,如果对16位测量值而言,可以说速率不变。
双倍数据速率LVDS(double data rate LVDS,即DDR LVDS):该模式下,两个数据位复用并输出到一对差分输出引脚上,以减少数字噪声。共有8对LVDS输出(LTC2159分D0_1+/D0_1-,……,D14_15+/D14_15-,LTC2188两个通道再细分为D1_x_y+/D1_x_y-和D2_x_y+/D2_x_y-),溢出(LTC2159的OF+/OF-,LTC2188的两个通道都是OF2_1+/OF2_1-)和数据输出时钟(CLKOUT+/CLKOUT-)也分别由LVDS输出对。LVDS默认的输出是3.5mA输出电流和1.25V共模输出电压,当然Linear也充分考虑了应用的灵活性,通过串行编程模式控制寄存器A3,可以编程选择多种输出电流(1.75mA,2.1mA,2.5mA,3mA,3.5mA,4mA,4.5mA)。另外,既可使用100Ω差分输出端接电阻以提供良好的LVDS信号完整性,也可以通过A3寄存器选择内部电阻以帮助吸收接收器的不良端接引起的反射。