xilinx rapidio ip核如何仿真

[复制链接]
GoldSunMonkey 发表于 2012-10-20 14:07 | 显示全部楼层
 楼主| yangjia880313 发表于 2012-10-22 16:31 | 显示全部楼层
谢谢猴哥!以后遇到问题还来找猴哥帮忙!
GoldSunMonkey 发表于 2012-10-22 17:07 | 显示全部楼层
lenomerlion 发表于 2012-12-18 18:33 | 显示全部楼层
我想问一下,为何我不使用工程自带的仿真文件,而是自己编写testbench,然后仿真IP核,IP核就不出东西?而且LED0的4、5、6位上电之后一直为低?是不是这个IP核有什么要求?比如必须上电之后接到什么指令高速收发器才能工作?
jahnson066 发表于 2012-12-19 09:51 | 显示全部楼层
技术交流,猴哥的经验,俺来偷偷学习一下。
hdxuan 发表于 2012-12-19 10:14 | 显示全部楼层
lenomerlion 发表于 2012-12-18 18:33
我想问一下,为何我不使用工程自带的仿真文件,而是自己编写testbench,然后仿真IP核,IP核就不出东西?而 ...

初始化完成了吗?握手信号是否完备?采用什么包格式传输的,HELLO 还是srio stream?我也想问一下,有人知道stream包格式的tuser信号怎么设定吗,文档里好像说的不详细。
jerry19900926 发表于 2012-12-19 17:39 | 显示全部楼层
GoldSunMonkey 发表于 2012-10-20 14:06
那就是协议的事情了,哥就帮助不了你了。
快说谢谢猴哥

猴哥 我现在在跑rapidio的核  工程已经生成综合通过 UCF文件也已经修改完毕  用的是ML605的板子 。我发现CHIPSCOPE抓数据的时候没有时钟,然后发现了LED中显示PLL_LOCK的指示灯一直没亮,我选得是1X模式,5G,时钟125M  请问时钟没锁住的原因大概有那些。。。
谢谢~
lsc004 发表于 2013-3-15 09:27 | 显示全部楼层
哥们儿,搞定了没有?我最近也在做这个,能否指点一下?
bulonghu 发表于 2013-3-18 17:02 | 显示全部楼层
lsc004 发表于 2013-3-15 09:27
哥们儿,搞定了没有?我最近也在做这个,能否指点一下?

你也在做啊  我也在做 有机会交流啊  
GoldSunMonkey 发表于 2013-3-18 17:03 | 显示全部楼层
jerry19900926 发表于 2012-12-19 17:39
猴哥 我现在在跑rapidio的核  工程已经生成综合通过 UCF文件也已经修改完毕  用的是ML605的板子 。我发现 ...

原因太多了。你用IBERT试一下物理通路
GoldSunMonkey 发表于 2013-3-18 17:04 | 显示全部楼层
jerry19900926 发表于 2012-12-19 17:39
猴哥 我现在在跑rapidio的核  工程已经生成综合通过 UCF文件也已经修改完毕  用的是ML605的板子 。我发现 ...

参照我的**啊
https://bbs.21ic.com/forum.php?mod=viewthread&tid=454086
VBird769 发表于 2013-3-18 17:10 | 显示全部楼层
猴哥**V5
lsc004 发表于 2013-3-21 20:45 | 显示全部楼层
bulonghu 发表于 2013-3-18 17:02
你也在做啊  我也在做 有机会交流啊

:handshake
GoldSunMonkey 发表于 2013-3-21 21:21 | 显示全部楼层
fenglema 发表于 2013-4-2 22:50 | 显示全部楼层
问个问题,最近也刚接触rapidio,我想从fpga往fpga的rapidio里面写一组数据,应该怎么写啊?之后再发给DSP,发给DSP这块问题应该不大,就是没想明白,该怎么往rapidio里写数据。
fenglema 发表于 2013-4-2 22:55 | 显示全部楼层
输入接着写数据链路,我需要给我的数据加一个数据格式,打成包往里面写?还是自己造一个写请求时序,然后收到回复后,直接写数据?做个哥们指导下,小弟头一次玩。最好能个示例,邮箱2008082322@163.com谢谢啦。xilinx IPcore rapidIO
     input         srio_rxp0,
     input         srio_rxn0,
     input         srio_rxp1,
     input         srio_rxn1,
     input         srio_rxp2,
     input         srio_rxn2,
     input         srio_rxp3,
     input         srio_rxn3
fenglema 发表于 2013-4-2 22:57 | 显示全部楼层
做过的哥们,看到明白人,一着急错写成了做个哥们,呵呵也行
johnqin 发表于 2013-4-3 09:23 | 显示全部楼层
首先需要看一下SRIO协议,确定发送和接收模式,然后再根据你要发送或接收的数据按照协议设计时序。
不读协议,没法完成数据包的发送。
fenglema 发表于 2013-4-3 12:36 | 显示全部楼层
GoldSunMonkey 发表于 2013-3-21 21:21

xilinx IPcore rapidIO
猴哥,问个问题,最近也刚接触rapidio,我想从fpga往fpga的rapidio里面写一组数据,应该怎么写啊?之后再发给DSP,发给DSP这块问题应该不大,就是没想明白,该怎么往rapidio里写数据。
输入接着写数据链路,我需要给我的数据加一个数据格式,打成包往里面写?还是自己造一个写请求时序,然后收到回复后,直接写数据?做过的哥们指导下,小弟头一次玩。最好能个示例,邮箱2008082322@163.com谢谢啦。
     input         srio_rxp0,
     input         srio_rxn0,
     input         srio_rxp1,
     input         srio_rxn1,
     input         srio_rxp2,
     input         srio_rxn2,
     input         srio_rxp3,
     input         srio_rxn3
GoldSunMonkey 发表于 2013-10-8 23:07 | 显示全部楼层
我有点零乱啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部