打印

mos管截止电压不为0

[复制链接]
楼主: seanwaye
手机看帖
扫描二维码
随时随地手机跟帖
101
seanwaye|  楼主 | 2015-8-11 12:37 | 只看该作者 |只看大图 回帖奖励 |倒序浏览
lfc315 发表于 2015-8-11 12:12
我说个目前为止,我最怀疑的可能性:控制IO口间歇性的输出短脉冲。
如果Q1的D极真一直是0.6V,那Q2只会一直 ...

好吧,你也只是纸上谈兵,你说的这些情况我和其他网友已经讨论过了,你怀疑我的能力就去怀疑吧,没必要争论这么多!另外我已经很确信你没仔细看帖子了,你忙你的去吧,别回了!

使用特权

评论回复
102
xmar| | 2015-8-11 13:02 | 只看该作者
楼主你把R1、Q1都断开,再看看GPIO低电平时输出是不是0.6V?
如果还是0.6V就说明GPIO那部分有问题。
简化、隔离。。。慢慢找问题,总可以解决。

使用特权

评论回复
103
松哥无敌| | 2015-8-11 13:10 | 只看该作者
这是一个问题啊,我是来看评论的....

使用特权

评论回复
104
taoest| | 2015-8-11 13:18 | 只看该作者
楼主,
把正确的原理图,PCB图,实物照片,分别截图上来。再量一下各点的对地电电压,有示波器的话再看看波形。

再扯下去也解决不了问题的。分析问题和解决问题的是你自己,别人只是帮忙给意见。最后结果是要解决问题,而不是证明你技术好不好。

使用特权

评论回复
105
seanwaye|  楼主 | 2015-8-11 13:36 | 只看该作者
taoest 发表于 2015-8-11 13:18
楼主,
把正确的原理图,PCB图,实物照片,分别截图上来。再量一下各点的对地电电压,有示波器的话再看看波 ...

恩,其实广大网友给我意见和建议我还是很感谢的,只是某些人帖子看都没看完,然后就开始批评这批评那,让人很难接受!

使用特权

评论回复
106
lfc315| | 2015-8-11 13:38 | 只看该作者
seanwaye 发表于 2015-8-11 12:37
好吧,你也只是纸上谈兵,你说的这些情况我和其他网友已经讨论过了,你怀疑我的能力就去怀疑吧,没必要争 ...

没错啊 我就是个看客,当然是纸上谈兵啊;
而你面对自己的问题,纸上谈兵、束手无策就不应该了嘛。

使用特权

评论回复
107
seanwaye|  楼主 | 2015-8-11 13:41 | 只看该作者
lfc315 发表于 2015-8-11 13:38
没错啊 我就是个看客,当然是纸上谈兵啊;
而你面对自己的问题,纸上谈兵、束手无策就不应该了嘛。 ...

是啊,我感觉遇到问题束手无策的时候很正常呀,发帖求助也很正常嘛,而不好好研究帖子就对人指手画脚的批评就不应该了吧!

使用特权

评论回复
108
lfc315| | 2015-8-11 14:01 | 只看该作者
楼主自己的描述都乱七八糟,
“我PCB上的Q2是个nmos管,这个可以正常截止和导通,但是Q1这个PMOS不能正常截止”
两个管子连在一块,N管正常截止导通,P管却不能截止,不知道楼主是用什么超级方法得出这样的结论的。

使用特权

评论回复
109
seanwaye|  楼主 | 2015-8-11 14:07 | 只看该作者
lfc315 发表于 2015-8-11 14:01
楼主自己的描述都乱七八糟,
“我PCB上的Q2是个nmos管,这个可以正常截止和导通,但是Q1这个PMOS不能正常截 ...

:lol   

使用特权

评论回复
110
seanwaye|  楼主 | 2015-8-11 14:09 | 只看该作者
lfc315 发表于 2015-8-11 14:01
楼主自己的描述都乱七八糟,
“我PCB上的Q2是个nmos管,这个可以正常截止和导通,但是Q1这个PMOS不能正常截 ...

好吧,我在描述一遍,帖子开头给的原理图是厂家给的参考电路,里面的元件编号和我的PCB实物不一样,帖子开头给出的厂家提供的图上红色表示的P和N是我焊接的Pmos和Nmos的位置,厂家Pmos和Nmos的位置和我焊接的位置刚好相反

使用特权

评论回复
111
lfc315| | 2015-8-11 14:23 | 只看该作者
seanwaye 发表于 2015-8-11 14:09
好吧,我在描述一遍,帖子开头给的原理图是厂家给的参考电路,里面的元件编号和我的PCB实物不一样,帖子 ...

就一句,楼主通过什么来判断N管是能正常导通/截止?是蒙的,还是用万用表量的?N管的D极在导通/截止时的电压分别是多少?

使用特权

评论回复
112
oldzhang| | 2015-8-11 14:47 | 只看该作者
帮楼主整理图

pmosfet.gif (102.54 KB )

pmosfet.gif

使用特权

评论回复
113
oldzhang| | 2015-8-11 14:56 | 只看该作者
楼主的原文:注明已经按照PCB更改了Q1,Q2
Q1是Pmos管,FDN338P,Q2是Nmos管FDN335N,当GPIO为高电平的时候,Q1可以正常导通,VBAT电压等于VBAT_IN,但是当GPIO输入低电平的时候,按原理图来分析Q1应该截止,VBAT为0V才对,但是经过测量,VBAT电压为2.7V左右,调试很久都找不出为什么?希望各位朋友能帮忙分析下原因,谢谢!

使用特权

评论回复
114
seanwaye|  楼主 | 2015-8-11 15:08 | 只看该作者
oldzhang 发表于 2015-8-11 14:56
楼主的原文:注明已经按照PCB更改了Q1,Q2

十分感谢老张!昨天老张和我探讨到深夜12点,很是感激,今天又帮我整理电路图,十分感谢!!!

使用特权

评论回复
115
oldzhang| | 2015-8-11 15:13 | 只看该作者
解决问题才是目的,这里高手如云,如果把问题说清楚,应该能解决的。你核对一下图,如有错误再修改。

使用特权

评论回复
116
Lgz2006| | 2015-8-11 15:21 | 只看该作者
这位比较废,说废话,作废图
老张说得好,要解决问题啊!
废话休说,112楼图对否

使用特权

评论回复
评论
lfc315 2015-8-11 15:24 回复TA
哈哈 慢慢等,照楼主说,束手无策是正常的,让楼主先晕一会。。。 
117
seanwaye|  楼主 | 2015-8-11 15:24 | 只看该作者
oldzhang 发表于 2015-8-11 15:13
解决问题才是目的,这里高手如云,如果把问题说清楚,应该能解决的。你核对一下图,如有错误再修改。 ...

就是这样子的,其实之前描述的已经很详细了,只是未做到老张这样把2附图集中在一起比较

使用特权

评论回复
118
seanwaye|  楼主 | 2015-8-11 15:25 | 只看该作者
Lgz2006 发表于 2015-8-11 15:21
这位比较废,说废话,作废图
老张说得好,要解决问题啊!
废话休说,112楼图对否 ...

额,是这样的

使用特权

评论回复
119
ylzhangqh| | 2015-8-11 15:26 | 只看该作者
楼主的这部分的设计没有问题,考虑是不是其他影响
Q2移除,Q1栅极、漏极电压是否正常?Q1移除,Q2的漏极电压是否正常?

使用特权

评论回复
120
Lgz2006| | 2015-8-11 15:28 | 只看该作者
那就是老张废——“其实之前描述的已经很详细了”

其实最早前几楼就有答案了,自己看去

使用特权

评论回复
发新帖 本帖赏金 3.00元(功能说明)我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则