11
135
405
资深技术员
lfc315 发表于 2015-8-11 12:12 我说个目前为止,我最怀疑的可能性:控制IO口间歇性的输出短脉冲。 如果Q1的D极真一直是0.6V,那Q2只会一直 ...
使用特权
168
5757
1万
资深工程师
9
487
1502
助理工程师
27
956
5575
高级工程师
taoest 发表于 2015-8-11 13:18 楼主, 把正确的原理图,PCB图,实物照片,分别截图上来。再量一下各点的对地电电压,有示波器的话再看看波 ...
257
5300
seanwaye 发表于 2015-8-11 12:37 好吧,你也只是纸上谈兵,你说的这些情况我和其他网友已经讨论过了,你怀疑我的能力就去怀疑吧,没必要争 ...
lfc315 发表于 2015-8-11 13:38 没错啊 我就是个看客,当然是纸上谈兵啊; 而你面对自己的问题,纸上谈兵、束手无策就不应该了嘛。 ...
lfc315 发表于 2015-8-11 14:01 楼主自己的描述都乱七八糟, “我PCB上的Q2是个nmos管,这个可以正常截止和导通,但是Q1这个PMOS不能正常截 ...
seanwaye 发表于 2015-8-11 14:09 好吧,我在描述一遍,帖子开头给的原理图是厂家给的参考电路,里面的元件编号和我的PCB实物不一样,帖子 ...
89
1590
pmosfet.gif (102.54 KB )
下载附件
2015-8-11 14:48 上传
Q1是Pmos管,FDN338P,Q2是Nmos管FDN335N,当GPIO为高电平的时候,Q1可以正常导通,VBAT电压等于VBAT_IN,但是当GPIO输入低电平的时候,按原理图来分析Q1应该截止,VBAT为0V才对,但是经过测量,VBAT电压为2.7V左右,调试很久都找不出为什么?希望各位朋友能帮忙分析下原因,谢谢!
oldzhang 发表于 2015-8-11 14:56 楼主的原文:注明已经按照PCB更改了Q1,Q2
134
3万
技术总监
oldzhang 发表于 2015-8-11 15:13 解决问题才是目的,这里高手如云,如果把问题说清楚,应该能解决的。你核对一下图,如有错误再修改。 ...
Lgz2006 发表于 2015-8-11 15:21 这位比较废,说废话,作废图 老张说得好,要解决问题啊! 废话休说,112楼图对否 ...
1
33
实习生
发表回复 本版积分规则 回帖后跳转到最后一页
等级类勋章
发帖类勋章
时间类勋章
人才类勋章
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注21ic项目外包
扫码关注21ic视频号
扫码关注21ic抖音号
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才 | 论坛帮助
京公网安备 11010802024343号