今日: 4|主题: 14200|帖子: 104293 收藏 (179)
XA Spartan-6 LX FPGA 适于哪些应用?
2011-9-18 22:17 2 1580
FPGA/CPLD设计经验分享资料(转) attachment  ...2
2011-9-18 20:31 31 4593
高手指导下流水线设计乘法器吧=_=
2011-9-18 17:22 1 1917
在设计过程中,异或和同或怎么理解,一般用于什么地方
2011-9-18 17:13 2 2268
综合后资源利用率的问题。 attach_img
2011-9-18 12:54 1 2431
说说你对状态机的理解 attach_img
2011-9-17 14:32 17 4090
dcm生成原理图模块无法加入工程
2011-9-17 12:07 8 2494
基于ARM+FPGA架构的三维图形加速系统(分享)
2011-9-17 11:35 9 2748
[matlab] 基于ISE的仿真问题 attach_img  ...2
2011-9-16 16:20 22 5115
用PlanAhead设计和分析工具支持赛灵思基于RTL的FPGA设计"
2011-9-16 16:08 1 1946
FPGA计数器问题请教
2011-9-16 12:48 3 1950
FPGA时序约束及优化
2011-9-16 09:12 4 2106
麻烦啊 使用FPGA点亮LCD1602 attachment
2011-9-16 08:38 5 2155
赛灵思(Xilinx)最新工具和IP更新信息
2011-9-16 07:07 3 4435
SDI应用 attachment agree  ...2
2011-9-16 07:07 22 4490
[verilog] Zynq™-7000 系列谁比较了解呀
2011-9-15 21:21 9 2078
[Quartus] 请教Spartan6多时钟设计
2011-9-15 17:59 4 4102
继续招聘有线系统架构师
2011-9-15 17:42 3 2108
新手求助,ISE里到底怎样才能使用IP?
2011-9-15 17:22 7 2546
请教高手 - 关于ISE10.1的一个奇怪问题
2011-9-15 17:19 8 2911
利用D触发器检测上升沿?
2011-9-15 13:02 8 3336
关于Kintex™-7 FPGA 介绍
2011-9-15 07:15 6 1879
用EDK生成的IP核 在ISE中如何调用??? attach_img
2011-9-15 07:05 11 3930
求助:用FPGA产生一个占空比为50%的二倍频电路
2011-9-14 22:26 5 2860
对时序很好奇
2011-9-14 21:38 7 1935
[FPGA] 大家帮我看看这怎么样? attach_img
2011-9-14 21:34 9 1887
请教CPLD的问题
2011-9-14 21:03 6 2137
大虾赐教,FPGA该如何起步?
2011-9-14 18:18 16 2739
请教关于加法器的问题
2011-9-14 18:17 11 2445
WP389 -降低 28nm Xilinx 7 系列 FPGA 功耗的白皮书
2011-9-14 16:04 2 1750
提高FPGA设计生产力的工具、技巧和方法指南(转)
2011-9-14 16:02 1 2297
IO口的耐压范围
2011-9-14 09:27 3 2706
奇怪了
2011-9-14 09:26 10 1975
请教spartan3的lvds输入能不能转成cmos电平的输出??
2011-9-14 09:22 5 2538
FPGA中数字电路经典问答17个(转)
2011-9-14 08:34 8 2237
fpga 开发板 PCI&LVDS
2011-9-14 07:10 4 2245
SPARTEN6 硬核DDR2的布局
2011-9-14 07:08 13 2339
请教一个关于mcb的问题
2011-9-13 21:06 8 2791
chipscope的奇怪问题 attach_img
2011-9-13 19:04 2 1753
嘿嘿 看到一个帖子
2011-9-13 15:37 10 2188
下一页 »
快速发帖
还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则