本版专家: gaochy1126
今日: 22|主题: 7675|帖子: 42748 收藏 (43)
dvb 要如何测试
2007-6-28 21:22 0 1723
请教xilinx ISE8 不用的管脚怎么设置为三态?谢谢了
2007-6-28 19:47 0 3741
时钟偏移太多的原因探讨
2007-6-28 14:14 8 3148
要在IC行业混下去~!
2007-6-28 12:57 1 2732
武汉磐大微电子科技有限公司招聘
2007-6-28 10:03 1 2700
请问一下前辈们又没有专门测试DDR的仪器设备及相关软件
2007-6-28 00:57 1 2404
请教平方环法提取载波同步信号的电路图
2007-6-27 13:05 0 3680
74逻辑门的门限电压的问题
2007-6-27 10:45 4 2531
我想用gal22v10实现一锁存功能
2007-6-26 11:19 2 2262
!!!项目合作,武汉的朋友,有兴趣有实力有时间的进!
2007-6-25 23:11 0 2137
模拟IC设计岗位
2007-6-25 13:11 1 3137
聘:硬件工程师 sophie_819@hotmail.com
2007-6-25 10:37 0 2474
quartus 软件仿真怪事
2007-6-24 20:16 2 2440
似乎Multisim 7对电源滤波仿真得不好?
2007-6-24 20:12 4 2939
定点减法器的深入探讨
2007-6-24 20:08 0 2468
求教MAXII芯片加密的方法
2007-6-24 19:44 0 2183
怎样把有多只脚的元件(如集成块)从电路板上卸下的?
2007-6-24 17:46 5 3572
ic界混了6年,累了,不做技术还能去做什么?
2007-6-24 17:44 7 3901
二、十进制转换
2007-6-24 17:23 0 1929
null
2007-6-23 21:08 0 1865
长见识!居然有功耗如此低的CPLD!
2007-6-23 18:43 7 2950
请教:三角函数计算在FPGA中如何实现?
2007-6-23 13:06 13 7185
向大家提供一个由很多资料下载的论坛
2007-6-22 23:40 6 2649
寻求“DSP+FPGA”的大虾
2007-6-21 18:16 4 2115
请问一下:SDRAM的读写时钟和系统CLK有什么要求,要有相位差吗?
2007-6-21 16:27 1 3593
JTAG下载不能识别,请大家支招
2007-6-21 15:43 3 2610
<>
2007-6-21 12:27 0 1816
关于xc95108的几个问题,欢迎讨论
2007-6-21 00:17 1 2019
有谁了解active_semi?给点意见
2007-6-20 17:45 1 2448
请问在xilinx的ISE中怎么定义CPLD管脚?
2007-6-20 16:37 1 5853
怎样吧串行数据转换为并行数据
2007-6-20 16:04 6 3210
FPGA器件在嵌入式系统中的配置问题
2007-6-20 14:39 3 2079
弱问一个Quartus II仿真的问题
2007-6-20 08:17 4 2708
cpld xc95108最小系统原理图
2007-6-20 01:11 4 2565
请问哪位有抢答器专用电路WLL01的资料及求购信息啊?急!
2007-6-19 22:54 1 2421
求助IC
2007-6-19 12:36 0 2180
学习的好去处
2007-6-18 23:04 0 1713
EDA仿真
2007-6-18 21:12 2 2475
有哪位仁兄做过FPGA最小系统板?
2007-6-18 20:08 2 2279
请教1C6中ROM使用问题
2007-6-18 16:51 0 1687
下一页 »
快速发帖
还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则