本版专家: gaochy1126
今日: 0|主题: 7709|帖子: 42939 收藏 (43)
ispLever遇到的问题
2007-4-16 15:49 0 2525
ispLever遇到的问题
2007-4-16 15:49 0 2088
求用verilog实现可变分频器的程序代码
2007-4-15 21:34 0 2300
某牛人自己写的arm core
2007-4-15 21:33 4 2965
请大狭帮看下程序--怎么没有输出????
2007-4-15 18:08 0 1969
请大狭帮看下程序--怎么没有输出????
2007-4-15 18:08 0 2113
谁帮我看看二分频程序,解释一下,谢了
2007-4-14 23:46 2 2747
大家有什么英文资料吗?
2007-4-14 19:54 0 2172
关于24c512存储器的设计问题
2007-4-14 13:32 0 2600
开发GAL芯片用什么开发软件呢?
2007-4-14 10:41 3 2867
各位高手,16V8用什么软件编程
2007-4-14 10:36 7 3424
请问大家用过的引脚最少的CPLD是什么型号的呢?
2007-4-14 10:02 1 3960
加法器
2007-4-14 06:52 2 2707
怎样在quartus中设置让用来延时的单输入或门不被编译器忽略
2007-4-14 05:02 6 7070
[CPLD] 如果使用cpld的容量太多,会不会是编译通不过的原因
2007-4-13 21:34 1 2675
请教关于PAL电视信号设计的问题
2007-4-13 17:02 0 2429
请问quartus有将写入配置芯片的数据读出的功能吗
2007-4-13 14:12 0 2308
为什么我的开发板大部分IO引脚3V左右
2007-4-13 09:37 0 2086
求atmel at15xx系列cpld jtag 下载电缆原理图!!!
2007-4-12 22:12 1 2855
为什么没有人用PROTEL做电路仿真呢?
2007-4-12 15:43 2 2289
请求帮助:ICL7665可以用什么别的元件替代?
2007-4-12 13:35 0 2166
求助---关于CPLD采集图象信号时序的问题
2007-4-12 08:36 3 2557
状态机的奇怪问题
2007-4-11 16:47 0 2305
状态机的奇怪问题
2007-4-11 16:47 0 2686
关于 STATIC DPRAM 的竞争仲裁电路的问题
2007-4-11 15:59 0 2316
求助,帮看一下程序怎么改,谢谢!
2007-4-11 13:45 1 2060
用FPGA做DDS碰到的困难,各位大侠帮帮忙吧
2007-4-11 09:11 0 2384
[cadence] candence下analogLib库中sp1tswitch的用法?
2007-4-10 19:12 0 7169
可否用spectre跑cdl网表文件仿真
2007-4-10 19:09 9 8761
maxplus2为何没有功能仿真?
2007-4-10 18:43 0 2993
Pspice中器件问题
2007-4-10 17:18 1 2591
谁有smpte274、293、296的协议啊?
2007-4-10 16:20 0 1961
Pspice中器件问题
2007-4-10 09:48 0 2103
[CPLD] CPLD内一信号输出分两个脚输出波形?
2007-4-9 21:47 0 2285
免注册高速下载"Quartus II 用户指南 中文版"
2007-4-9 19:58 3 2725
一种新的结构化的ASIC-eASIC
2007-4-9 11:09 6 3128
请问当电路中一个模块当前没有被用到时,让它处于什么状
2007-4-9 10:59 0 2263
请教!
2007-4-9 10:16 0 1729
[protel] 求学习layout资料
2007-4-8 21:10 1 2558
求助!!!谁有PROTEL的下载链接????
2007-4-8 15:23 1 2574
下一页 »
快速发帖
还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则